Адміністрація вирішила продати даний сайт. За детальною інформацією звертайтесь за адресою: rozrahu@gmail.com

лабораторна компютер схемотехніка

Інформація про навчальний заклад

ВУЗ:
Національний університет Львівська політехніка
Інститут:
Не вказано
Факультет:
Комп'ютерна інженерія
Кафедра:
Не вказано

Інформація про роботу

Рік:
2010
Тип роботи:
Методичні вказівки до виконання дипломних та магістерських кваліфікаційних робіт
Предмет:
Комп’ютерна схемотехніка

Частина тексту файла

Міністерство освіти та науки України Національний університет “Львівська політехніка” МЕТОДИЧНІ ВКАЗІВКИ до циклу лабораторних робіт з курсу “КОМП’ЮТЕРНА СХЕМОТЕХНІКА” (Частина I) для підготовки студентів напрямку 6.0915 “Комп’ютерна інженерія” Затверджено на засіданні кафедри “Електронні обчислювальні машини” Протокол № __ від __________2010 р. Львів, 2010 УДК 681.3 Методичні вказівки до циклу лабораторних робіт з курсу “Комп’ютерна схемотехніка” (частина I) для підготовки студентів напрямку “Комп’ютерна інженерія” / Укл. Лавров Г.М., Міюшкович Є.Г., Хомич С.В. – Львів: Видавництво НУ “Львівська політехніка”, 2010 – 42 с. Збірник містить методичні вказівки з 7 лабораторних робіт. У збірник увійшли лабораторні роботи: “Дослідження ІС ТТЛ (ТТЛШ) групи ЛА”, “Дослідження ІС ТТЛ (ТТЛШ) груп ЛР і ЛД”, “Дослідження ІС ТТЛ (ТТЛШ) груп ЛЕ і ЛП”, “Дослідження схем кільцевого генератора та формувачів коротких імпульсів на елементах ТТЛ (ТТЛШ) серій”, “Дослідження схем RS-тригерів на елементах ТТЛ (ТТЛШ) серій”, “Дослідження універсальних D та JK тригерів ТТЛ (ТТЛШ) серій”, “Дослідження лічильників на основі ІС універсальних D та JK тригерів ТТЛ (ТТЛШ) серій”. Укладачі: Лавров Г.М., канд. техн. наук, доц. Міюшкович Є.Г., ст. викл. ст. викл. Хомич С.В., ст. викл. Рецензент: Вітер Ю.С., канд. техн. наук, доц. Відповідальний за випуск: Мельник А.О., д-р техн. наук, проф. Зміст Лабораторна робота № 1 Дослідження ІС ТТЛ (ТТЛШ) групи ЛА. 4 Лабораторна робота № 2 Дослідження ІС ТТЛ (ТТЛШ) груп ЛР і ЛД. 8 Лабораторна робота № 3 Дослідження ІС ТТЛ (ТТЛШ) груп ЛЕ і ЛП. 13 Лабораторна робота № 4 Дослідження схем кільцевого генератора та формувачів коротких імпульсів на елементах ТТЛ (ТТЛШ) серій. 19 Лабораторна робота № 5 Дослідження схем RS-тригерів на елементах ТТЛ (ТТЛШ) серій. 23 Лабораторна робота № 6 Дослідження універсальних D та JK тригерів ТТЛ (ТТЛШ) серій. 29 Лабораторна робота № 7 Дослідження лічильників на основі ІС універсальних D та JK тригерів ТТЛ (ТТЛШ) серій. 36 Література 42 Лабораторна робота № 1 Дослідження ІС ТТЛ (ТТЛШ) групи ЛА. Мета роботи: вивчення та практичне засвоєння інтегральних мікросхем ТТЛ (ТТЛШ) групи ЛА, контролювання їх роботи за допомогою стенда та осцилоскопа. Вимоги до підготовки студентів. Перед початком виконання лабораторної роботи студент повинен знати: роботу стенду; принципи роботи мікросхем, що досліджуються, та їх основні параметри; монтажні схеми включення мікросхем, що досліджуються. Студент допускається до лабораторної роботи тільки за умови виконання ним усіх вище перелічених вимог та відповідної підготовки оформлення звіту. Загальні відомості. Базовим елементом логіки ІС ТТЛ-серій є елемент 4І-НЕ (рис.1.1). Схема містить три основних каскади: вхідний каскад на транзисторі VT1, який реалізує функцію кон’юнкції на 4 входи, фазорозділюючий каскад на транзисторі VT2 та вихідний каскад на транзисторах VT4, VT5.  Рис.1.1. Принципова схема базового логічного елементу серії К155. Вхідний каскад працює наступним чином. Коли на всі входи X1...X4 елементу будуть одночасно подані напруги високого рівня (лог.1), струм через резистор R1 буде протікати через перехід база-колектор транзистора VT1 в базу транзистора VT2, при цьому на колекторі транзистора VT1 буде високий рівень напруги. Якщо хоча би на один з входів буде подана напруга низького рівня (лог.0), то струм через резистор R1 буде витікати із схеми через перехід база-емітер транзистора VT1 і на колекторі VT1 встановиться низький рівень наруги. До всіх виходів вхідного каскаду підключені демпферні діоди VD1..VD4, які обмежують імпульси напруги завади від’ємної полярності. Фазорозділюючий каскад виконаний на транзисторі VT2, в коло емітера якого включена ланка корекції R2, R4, VT3, яка покращує передавальну характеристику і завадостійкість схеми. Коли транзистор VT1 пропускає в базу транзистора VT2 струм, напруга на емітері VT2 може зрости тільки до значення UБЕ транзистора VT5. Коли транзистор VT1 не пропускає ...
Антиботан аватар за замовчуванням

14.04.2013 01:04

Коментарі

Ви не можете залишити коментар. Для цього, будь ласка, увійдіть або зареєструйтесь.

Завантаження файлу

Якщо Ви маєте на своєму комп'ютері файли, пов'язані з навчанням( розрахункові, лабораторні, практичні, контрольні роботи та інше...), і Вам не шкода ними поділитись - то скористайтесь формою для завантаження файлу, попередньо заархівувавши все в архів .rar або .zip розміром до 100мб, і до нього невдовзі отримають доступ студенти всієї України! Ви отримаєте грошову винагороду в кінці місяця, якщо станете одним з трьох переможців!
Стань активним учасником руху antibotan!
Поділись актуальною інформацією,
і отримай привілеї у користуванні архівом! Детальніше

Оголошення від адміністратора

Антиботан аватар за замовчуванням

пропонує роботу

Admin

26.02.2019 12:38

Привіт усім учасникам нашого порталу! Хороші новини - з‘явилась можливість кожному заробити на своїх знаннях та вміннях. Тепер Ви можете продавати свої роботи на сайті заробляючи кошти, рейтинг і довіру користувачів. Потрібно завантажити роботу, вказати ціну і додати один інформативний скріншот з деякими частинами виконаних завдань. Навіть одна якісна і всім необхідна робота може продатися сотні разів. «Головою заробляти» продуктивніше ніж руками! :-)

Новини