Інформація про навчальний заклад

ВУЗ:
Національний університет Львівська політехніка
Інститут:
Інститут комп’ютерних наук та інформаційних технологій
Факультет:
Не вказано
Кафедра:
Кафедра автоматизованих систем управління

Інформація про роботу

Рік:
2010
Тип роботи:
Методичні вказівки до лабораторної роботи
Предмет:
Схемотехніка комп’ютерів

Частина тексту файла (без зображень, графіків і формул):

МІНІСТЕРСТВО ОСВІТИ І НАУКИ УКРАЇНИ НАЦІОНАЛЬНИЙ УНІВЕРСИТЕТ "ЛЬВІВСЬКА ПОЛІТЕХНІКА" Інститут комп’ютерних наук і інформаційних технологій Кафедра автоматизованих систем управління Методичні вказівки до лабораторної роботи на тему: "ДОСЛІДЖЕННЯ РОБОТИ РЕГІСТРІВ″ з дисципліни "Схемотехніка комп’ютерів" Львів – 2009/2010 навч. рік ДОСЛІДЖЕННЯ РОБОТИ РЕГІСТРІВ Мета роботи: Вивчення принципів побудови регістрів і регістрових схем, виконаних на інтегральних елементах з потенційним представленням інформації. 1. Загальні положення Призначення регістрів Регістр - це операційний вузол, який служить для запам’ятовування двійкових чисел (слів) і забезпечує в загальному випадку виконання наступних мікрооперацій: встановлення регістра в нуль (скидання); приймання слова з другого регістра, лічильника, суматора і т.д.; передача слова на другий регістр, суматор, лічильник і т.д.; перетворення кодів слів, що зберігаються в інверсних кодах; зсув слова вліво або вправо на потрібне число розрядів; перетворення послідовного коду в паралельний і навпаки; порозрядні операції кон’юнкції, диз’юнкції і додавання по mod 2. Регістри складаються з вузлів оперативної пам’яті-тригерів і логічних елементів. Термін “регістр” походить від лат. Registrum – список, перелік. У загальному випадку регістр - це блок тригерів і логічних елементів (ЛЕ) одного типу, що певним чином з’єднані між собою. 1.2. Класифікація регістрів Класифікувати регістри можна за різними ознаками, наприклад: ─ За способом керування на: Асинхронні регістри. Синхронні регістри. ─ За способом записування і видачі двійкових слів на: Паралельні регістри, в яких записування і видача слів здійснюється одночасно всіма розрядами. Послідовні регістри, в яких записування і видача слів здійснюється послідовно розряд за розрядом в напрямку від молодших розрядів до старших або навпаки. Універсальні (паралельно- послідовні) регістри, які забезпечують як паралельний, так і послідовний обмін інформацією. ─ За числом ліній для представлення значення одного розряду слова (біта інформації) на: Однофазні регістри, де значення кожного розряду слова передається по одній лінії зв’язку. Парафазні регістри, де значення кожного розряду слова передається по двох лініях (одночасно відображається пряме та інверсне значення розряду). ─ За числом тактів для записування слова на: Однотактні регістри. Двотактні регістри. Багатотактні регістри. ─ За складом мікрооперацій, які виконуються на: Установлювальні регістри. Регістри записування. Порозрядні регістри логіки і зсуву. Регістри перетворювання послідовного коду в паралельний і навпаки. ─ За напрямом зсуву на: Односторонні регістри (лівий або правий зсув). Реверсивні регістри (двосторонні). ─ За типом тригерів, що використовуються на: Регістри на тригерах RS-типу. Регістри на тригерах JK-типу. Регістри на тригерах DV-типу. Регістри на тригерах D-типу. Регістри на тригерах T-типу. ─ За елементною структурою на: Потенціальні регістри. Імпульсні регістри. Потенціально- імпульсні регістри. Розрядність будь-якого регістра визначається числом тригерів, кожний з яких як двостановий запам’ятовувач одного розряду слова відповідає за введення, збереження і виведення одного біту інформації. Функціональні схеми регістрів Схема паралельного n-розрядного регістра пам’яті, що побудований на синхронних D-тригерах та кон’юнкторах на логічних елементах, що виконують функцію збігу, показана на рис.1.1. Інформація у вигляді паралельного коду двійкових чисел {Xn-1…X1X0} заноситься по вхідній шині і записується у регістрі тільки при наявності дозволяючого рівня С=1. Регістри можуть бути синхронізовані рівнем дозволом ( С=1 або  ) або фронтом чи зрізом синхросигналів залежно від типу застосованих тригерів. Зчитування інформації з регістра можливе тільки при наявності на входах схем збігу дозволяючих рівнів, тобто при ЕО=1 (або V=1). Розрядність регістрів пам’яті нарощується збільшенням потрібного числа тригерів, тактові входи яких прєднують до шини синхронізації С. Зсувним регістром називають такий регістр, який виконує мікрооперацію зсуву, а також мікрооперації прийому і видачі слів. Якщо дві останні мікрооперації реалізуються тільки в крайніх розрядах регістра (1-им або n-им), то зсувний регістр називають також послідовним регістром. При зсуві слова в регістрі, розряди слова, що вийшли за границі розрядної сітки регістра втрачаються, а розряди, що звільнилися, заповнюються нулями. Рис. 1.1 Схема паралельного регістра пам’яті  Рис. 1.2 Схема регістра зсуву вправо Різні структури регістрів зсуву звичайно будують на основі синхронних D-, RS- і JK-тригерів (RS- і JK-тригери переводяться в режим роботи D-тригера). На рис. 1.2 побудований регістр зсуву на базі чотирьох двоступеневих синхронних D-тригерів. Він має один інформаційний вхід DS (з англійської Data Serial-послідовний вхід даних), на який подаються тактові (синхронізуючі) імпульси. D-тригер №1 відповідає за молодший розряд (МР), а D-тригер №4 - за старший розряд (СР) чотирирозрядного числа, яке потрібно записати у даний регістр зсуву. Тоді з надходженням тактових імпульсів одночасно на динамічні С- входи D-тригерів, для яких активним сигналом є від’ємний фронт тактових імпульсів, вихід кожного тригера набуватиме стану попереднього. Таким чином, одиниця, що надійшла на інформаційний вхід DS-регістра, зсунеться (на рис.1.3 вправо) з молодшого розряду до старшого синхронно з періодом надходження тактових імпульсів. Такий регістр належить до регістрів зсуву вправо. Регістр, котрий може здійснювати зсув слів як вліво, так і вправо, прийнято називати реверсним. Зсувний регістр реалізує і перетворення послідовного коду в паралельний та навпаки. При перетворенні послідовного коду в паралельний, запис слова в регістр відбувається синхронно із зсувом його вмістимого вліво, якщо послідовний код поступає зі старших розрядів, або вправо, якщо код поступає з молодших розрядів. Після заповнення всіх розрядів регістра слідує паралельна видача слова через елементи І, що підєднані до виходів тригерів регістра. При перетворенні паралельного коду в послідовний інформація заноситься в регістр паралельним кодом, а потім слідує серія із n зсувних сигналів. Послідовний код зчитується з тригера Т1 (з молодших розрядів) при зсуві вправо або ж з тригера Тn (із старших розрядів) при зсуві вліво. Схеми як зсувних, так і паралельних регістрів значно спрощуються при використанні синхронних тригерів, в яких елементи, що не входять в бістабільну схему , мають більше, ніж два входи. В такому випадку всі функції збудження реалізуються на самих тригерах. 2. Підготовка до лабораторної роботи 2.1. Функціональна схема регістра К155ИР1 К155ИР1 (аналог 7495 в серіях 74, 74LS, 74S, 74F, 74ALS) – це 4-розрядний зсувний регістр (рис.2.1). Він має послідовний вхід даних V1 або SI (Serial Input), чотири паралельних входи D0(D3, а також чотири прямі виходи Q0(Q3. Регістр має два тактові входи: C1 – робота з послідовним входом і С2 – робота з паралельним входом (C1 і С2 мають управління перепадом з 1 в 0 (↓- означає спадаючий (від’ємний ) фронт тактових імпульсів ТІ). В регістрі наявний додатковий вхід V2 або PE (Parallel Enable)– дозволу паралельного або послідовного запису. Коли на ньому наявна логічна “1”, то він дозволяє роботу тактового входу C2 (паралельний вхід), коли “0” – дозволяє роботу тактового входу С1 (послідовний вхід). Увага! Напругу на вході V2 (PE) можна змінювати, якщо на обох тактових входах наявні низькі рівні напруги (лог.”0”). При V2 (PE) =”1” і подачі тактового сигналу на вхід С2 в момент від’ємного переходу 1(0 (↓) – в регістр завантажуються дані від паралельних входів D0(D3, тобто на Q0(Q3 будуть записані відповідні значення входів: Q0← D0, Q1←D1, Q2←D2, Q3←D3. При V2 (PE) =”0” дозволяється робота тактового входу С1 - від’ємні фронти послідовності тактових імпульсів зсувають дані: від послідовного входу V1 (SI) на вихід Q0, Q0(Q1, Q1(Q2, Q2(Q3, Q3( за межі розрядної сітки, тобто - зсув вліво від молодшого розріду до старшого, а для циклічного зсуву вліво після запису інформації - V1(SI) перемикаємо від джерела даних до Q3) . Рис. 2.1. Функціональна схема К155ИР1 Після запису даних і від’єднання входів від джерела даних циклічний зсув даних по регістру вправо і вліво можливий при паралельному режимі зчитування, тобто при V2 (PE)=”1” і подачі тактових імпульсів на вхідС2: на один розряд вправо - якщо з’єднати Q3 з D2, Q2 з D1, Q1 з D0, Q0 з D3; на два розряди вправо - якщо з’єднати Q3 з D1, Q2 з D0, Q1 з D3, Q0 з D2; три розряди вправо - якщо з’єднати Q3 з D0, Q2 з D3, Q1 з D2, Q0 з D; на один розряд вліво - якщо з’єднати Q0 з D1, Q1 з D2, Q2 з D3, Q3 з D0; на два розряди вліво - якщо з’єднати Q0 з D2, Q1 з D3, Q2 з D0, Q3 з D1; на три розряди вліво - якщо з’єднати Q0 з D3, Q1 з D0, Q2 з D1, Q3 з D2. 2.2. Умовне графічне позначення (рис. 2.2) 2.3. Технічні параметри регістра К155ИР1 Призначення: однонаправлений 4-розрядний регістр Елементна база: ТТЛ Напруга живлення: Ucc=+5 V±5% Струм споживання: Icc= 62 mA (для ТТЛШ - 21 mA) Напруга логічної одиниці: U1= + (2,4…5)V Напруга логічного нуля: U0= + (0…0,4)V Час затримки: t01=t10=35 nS Тактова частота:F≤25 MHz Позначення: риски коло тактових входів С1 і С2 означають, що регістр реагує на спадаючий (від’ємний або задній ) фронт тактових імпульсів (ТІ) Рис. 2.2. Умовне графічне позначення регістра К155ИР1 Таблиця 2.1. Таблиця станів регістра К155ИР1 № Режим роботи Стан входів  п/п  V1 (SI) D0…D3 V2 (PE) C1 C2  1 Послідовний ввід (зсув вліво) DS (Date Serial) * 0 ↓ *  2 Циклічний зсув вліво на 1р. V1 (SI) з’єднати з Q3 * 0 ↓ *  3 Паралельний ввід * PL (Parallel Load) 1 * ↓  4 Циклічний зсув вліво на 1р. * Q0 з D1, Q1 з D2, Q2 з D3, Q3 з D0 1 * ↓  5 Циклічний зсув вліво на 2р. * Q0 з D2, Q1 з D3, Q2 з D0, Q3 з D1 1 * ↓  6 Циклічний зсув вліво на 3р. * Q0 з D3, Q1 з D0, Q2 з D1, Q3 з D2 1 * ↓  7 Циклічний зсув вправо на 1р. * Q3 з D2, Q2 з D1, Q1 з D0, Q0 з D3 1 * ↓  8 Циклічний зсув вправо на 2р. * Q3 з D1, Q2 з D0, Q1 з D3, Q0 з D2 1 * ↓  9 Циклічний зсув вправо на 3р. * Q3 з D0, Q2 з D3, Q1 з D2, Q0 з D1 1 * ↓  Примітка 1: Символ * означає довільний стан (0 або 1), а символ ↓ означає спадаючий (від’ємний ) фронт тактових імпульсів (ТІ). Примітка 2: Часто для зручності застосування К155 ИР1 входи С1 та С2 з’єднують між собою (див. табл. 2.1). 3. Експериментальні дослідження 3.1. Ознайомитися з призначенням і класифікацією регістрів, а також з функціональною схемою, умовним графічним позначенням, технічними параметрами (рис.2.1, рис.2.2) та схемами комутації мікросхеми К155ИР1 для виконання дослідів лабораторної роботи (табл. 2.1.), лабораторним стендом і моделюючими засобами EWB. 3.2. Отримати від викладача елементи, необхідні для виконання роботи: - мікросхему К155ИР1, а також з’єднувальні провідники. Якщо для дослідження використовуємо EWB, то п.п. 3.3 – 3.11 виконуємо на зарубіжних аналогах вказаних мікросхем (див. Додаток). В якості вхідного коду даних використати перші чотири розряди двійкового коду номера студента у списку групи (наприклад, №1→0001, №2→0010, №3→0011, …, №14 і №15→1110, №16 і №17→1/ 0001, №18→1/ 0010 і т.д. ). 3.3. Послідовний запис бітів в регістр К155ИР1 (№ 1). 1. Нарисувати схему послідовного запису інформації згідно з вимогами таблиці 2.1 ( № 1: V1(SI) =DS, V2(PE)=0, D0(D3=*, C1=TІ, С2= * ). 2.Під’єднати живлення до мікросхеми: виводи 14 і 7 – відповідно +5В (XP5/6: B/C29-32) і “земля” (XP5/6: B/C1-3). Виходи регістра Q3(Q0 під’єднати відповідно до індикаторних світлодіодів VD18-VD15 (15-12) (XP5/6: A25-26, A27-28, A29-30,A31-32). Свічення світлодіода відповідає наявності логічної “1” на виході регістра. Входи синхронізації С1 (вивід 8) і С2 (вивід 9) під’єднати до перемикача S19 (XP5/6: B/C22) генератора одиничних імпульсів (ГОІ). Увага! У відпущеному стані на виході S19 повинен бути “0” –“земля”. Приєднати V2(PE) до “землі”-лог.“0”(XP5/6: B/C1-3), послідовний вхід V1(SI) під’єднати до перемикача S9 (8) (XP5/6: B/C12) і забезпечити на ньому відповідно старший розряд вхідного коду ( напр. код - 1000) перемиканням вибраного тумблера в “1” (+5В) або в “0” –“земля”. Подати один тактовий імпульс (ТІ) натисканням на S19. 3. Забезпечити на V1(SI) наступний розряд вхідного коду ( напр. код - 1000) перемиканням вибраного перемикача S0 в “1” (+5В) або в “0” –“земля”. Подати один тактовий імпульси (ТІ) натисканням на S19 4. В режимі послідовного запису інформації ввести в регістр за чотири такти вхідний код 0100 (справа - наймолодший розряд). 5. Перевірити працездатність регістра в режимі послідовного запису по тактах, фіксуючи стани розрядів регістра в ручному режимі за індикаторними світлодіодами. 6. Для даного режиму роботи заповнити таблицю станів (статичний режим) і накреслити часові діаграми (динамічний режим). 3.4. Циклічний зсув вліво при послідовному режимі роботи регістра К155ИР1 (№ 2). 1. Після занесення вхідного коду (виконання пунктів 1-4 розділу 3.3) від’єднати вхід V1(SI) регістра від перемикача S9 і приєднати вхід V1(SI) до виходу Q3 (з’єднати виводи 1 та 10 ІМС К155ИР1). 2. Подати тактові імпульси (ТІ) від генератора одиничних імпульсів (ГОІ) і перевірити працездатність регістра в режимі циклічного зсуву при послідовному режимі роботи (№2) по тактах, фіксуючи стани розрядів регістра за індикаторними світлодіодами 3. Для даного режиму роботи заповнити таблицю станів. 3.5. Паралельний запис в регістр К155ИР1 (№ 3). 1. Нарисувати схему паралельного запису інформації відповідно до вимог таблиці 2.1 ( № 3: V1(SI) =*, V2(PE)=1, D0(D3= PL, C2=TІ, С1= * ). 2. Приєднати V2(PE) до “+5В”-лог.“1”(XP5/6: B/C29(32), паралельні входи D0(D3 під’єднати до перемикачів S9(S12 (8(11) (XP5/6: B/C12(B/C15) і забезпечити на них відповідно вхідний код перемиканням вибраних тумблерів в “1” (+5В) або “0” –“земля”. Входи синхронізації С1 (вивід 8) і С2 (вивід 9) під’єднати до перемикача S19 (XP5/6: B/C22) генератора одиничних імпульсів (ГОІ). Увага! У відпущеному стані на виході S19 повинен бути “0” –“земля”. Подати один тактовий імпульс (ТІ) і перевірити працездатність регістра в режимі паралельного запису, фіксуючи стани розрядів регістра за індикаторними світлодіодами 3. Для даного режиму роботи (паралельний запис вхідного коду ) заповнити таблицю станів (статичний режим). 3.6 Циклічний зсув вліво на один розряд при паралельному режимі роботи регістра К155ИР1 (№ 4) 1. Після занесення вхідного коду (виконання пунктів 1(2 розділу 3.5) паралельні входи D0(D3 під’єднати до перемикачів S9(S12 і з’єднати виводи мікросхеми Q0 з D1, Q1 з D2, Q2 з D3, Q3 з D0. 2. Подати тактові імпульси (ТІ) від генератора одиничних імпульсів (ГОІ) і перевірити працездатність регістра в режимі циклічного зсуву при паралельному режимі роботи (№ 4) по тактах, фіксуючи стани розрядів регістра за індикаторними світлодіодами 3. Для даного режиму роботи заповнити таблицю станів. 3.7 Циклічний зсув вліво на два розряди при паралельному режимі роботи регістра К155ИР1 (№ 5) 1. Після занесення вхідного коду (виконання пунктів 1(2 розділу 3.5) паралельні входи D0(D3 під’єднати до перемикачів S9(S12 і з’єднати виводи мікросхеми Q0 з D2, Q1 з D3, Q2 з D0, Q3 з D1. 2. Подати тактові імпульси (ТІ) від генератора одиничних імпульсів (ГОІ) і перевірити працездатність регістра в режимі циклічного зсуву при паралельному режимі роботи (№ 5) по тактах, фіксуючи стани розрядів регістра за індикаторними світлодіодами 3. Для даного режиму роботи заповнити таблицю станів. 3.8 Циклічний зсув вліво на три розряди при паралельному режимі роботи регістра К155ИР1 (№ 6) 1. Після занесення вхідного коду (виконання пунктів 1(2 розділу 3.5) паралельні входи D0(D3 під’єднати до перемикачів S9(S12 і з’єднати виводи мікросхеми Q0 з D3, Q1 з D0, Q2 з D1, Q3 з D2. 2. Подати тактові імпульси (ТІ) від генератора одиничних імпульсів (ГОІ) і перевірити працездатність регістра в режимі циклічного зсуву при паралельному режимі роботи (№ 6) по тактах, фіксуючи стани розрядів регістра за індикаторними світлодіодами 3. Для даного режиму роботи заповнити таблицю станів. 3.9 Циклічний зсув вправо на один розряд при паралельному режимі роботи регістра К155ИР1 (№ 7) 1. Після занесення вхідного коду (виконання пунктів 1(2 розділу 3.5) паралельні входи D0(D3 від’єднати до перемикачів S9(S12 і з’єднати виводи мікросхеми Q3 з D2, Q2 з D1, Q1 з D0, Q0 з D3. 2. Подати тактові імпульси (ТІ) від генератора одиничних імпульсів (ГОІ) і перевірити працездатність регістра в режимі циклічного зсуву при паралельному режимі роботи (№ 7) по тактах, фіксуючи стани розрядів регістра за індикаторними світлодіодами 3. Для даного режиму роботи заповнити таблицю станів. 3.10 Циклічний зсув вправо на два розряди при паралельному режимі роботи регістра К155ИР1 (№ 8) 1. Після занесення вхідного коду (виконання пунктів 1(2 розділу 3.5) паралельні входи D0(D3 під’єднати до перемикачів S9(S12 і з’єднати виводи мікросхеми Q3 з D1, Q2 з D0, Q1 з D3, Q0 з D2. 2. Подати тактові імпульси (ТІ) від генератора одиничних імпульсів (ГОІ) і перевірити працездатність регістра в режимі циклічного зсуву при паралельному режимі роботи (№ 8) по тактах, фіксуючи стани розрядів регістра за індикаторними світлодіодами 3. Для даного режиму роботи заповнити таблицю станів. 3.11 Циклічний зсув вправо на три розряди при паралельному режимі роботи регістра К155ИР1 (№ 9) 1. Після занесення вхідного коду (виконання пунктів 1(2 розділу 3.5) паралельні входи D0(D3 під’єднати до перемикачів S9(S12 і з’єднати виводи мікросхеми Q3 з D0, Q2 з D3, Q1 з D2, Q0 з D1. 2. Подати тактові імпульси (ТІ) від генератора одиничних імпульсів (ГОІ) і перевірити працездатність регістра в режимі циклічного зсуву при паралельному режимі роботи (№ 9) по тактах, фіксуючи стани розрядів регістра за індикаторними світлодіодами 3. Для даного режиму роботи заповнити таблицю станів. 3.12 Комбінація режимів (використання регістра К155 ИР1 як подільника частоти на 4). 3. Зміст звіту Функціональна схема регістра ИР1. Умовне графічне позначення регістра та його технічні параметри. Таблиця станів регістра. Схема дослідження паралельного запису інформації, а також результати дослідження: а) статичного режиму роботи (таблиця станів регістра); б) динамічного режиму роботи (часові діаграми). Схема дослідження циклічного зсуву інформації вправо, а також результати дослідження: а) статичного режиму роботи (таблиця станів регістра); б) динамічного режиму роботи (часові діаграми). Схема дослідження послідовного запису бітів в регістр (циклічний зсув вправо), а також результати дослідження: а) статичного режиму роботи (таблиця станів регістра); б) динамічного режиму роботи (часові діаграми). Література Бабич М.П., Жуков І.А. Комп’ютерна схемотехніка: Навчальний посібник. –К.: «МК-Прес», 2004.-412 с., іл. Рицар Б.Є. Цифрова техніка. Навчальний посібник.-Київ:УМК ВО,1991.-372 с. Лукащук Л.О. Схемотехніка логічних та послідовнісних схем.- Львів:НУ ЛП, 2004. Медведев Б.Л., Пирогов Л.Г. Практическое пособие по цифровой схемотехнике –М.: Мир,2004.-408 с. ил. Микросхемы ТТЛ. Том 2: Пер. с нем.-М.: ДМК Пресс, 2001.-544 с.: ил. (Справочник). Браммер Ю.А. Импульсные и цифровые устройства: Учеб. для студ. сред. спец. учебн. заведений.- М.: Высш. шк., 2002.-351с Пухальский Г.И., Новосельцева Т.Я. Проектирование дискретных устройств на интегральных микросхемах: Справочник.-М.: Радио и связь, 1990.-304 с. Зубчук В.И. и др. Справочник по цифровой схемотехнике.-К.: Техника, 1990.-448 с. Потемкин И.С. Функциональные узлы цифровой электроники.-М.: Энергоатомиздат, 1988.-320 с. Шило В.Л. Популярные цифровые микросхемы: Справочник.-М.: Радио и связь, 1987.-352 с.: ил. Шило В.Л. Популярные микросхемы КМОП. Справочник. -М.: Аргус, 1993.-64 с. Шило В.Л. Популярные микросхемы ТТЛ. Справочник. -М.: Аргус, 1993.-64 с. Автоматизированные системы управления. Лабораторный практикум по техническим средствам: Учебное пособие для студентов по спец. АСУ; Под редакцией В.Н.Четверикова.-М.: Высш. шк. , 1986.-279с., ил. Усатенко С.Т., Каченюк Т.К., Терехова М.В. Выполнение электрических схем по ЕСКД: Справочник.-М.: Изд-во стандартов, 1989.-325с. Контрольні запитання Яким чином регістр запам’ятовує слова? Як встановити регістр в нуль? Як збільшити розрядність регістра? Чим відрізняється паралельний регістр від послідовного? Що таке парафазний код? Що таке однотактний регістр? Що таке багатотактний регістр? Що краще: однотактний чи багатотактний регістр? В якому коді видається із регістру інформація: в прямому, інверсному, парафазному чи в якомусь іншому? Чи реверсивний регістр може перетворювати послідовний код в паралельний? Скільки тактів потрібно для перетворення 8-ми розрядного паралельного коду в послідовний? На який елементах реалізується регістр? Які тригери краще застосовувати в регістрах: асинхронні чи синхронні? Чи можна на регістрі організувати ділення вхідних імпульсів на певне число? Що таке реверсивний регістр? Що таке двонапрямлений регістр? Як він позначається? Нарисуйте функціональну схему вузла на регістрі ИР1, який буде реалізувати ділення вхідних імпульсів на 8. Скільки треба регістрів, щоб запам’ятати слово АСУ? Які потрібні функціональні схемотехнічні вузли для організціїї регістру і скільки їх треба для того, щоб реалізувати паралельний ввід операнду у 8-ми розрядний регістр? Чому для зсуву операнда вліво в регістрі ИР1 потрібно провести комутацію вхідних та вихідних виводів згідно пункту 3.3? Чому потрібно ввести в осцилограф режим “зовнішня синхронізація” для того , щоб побачити на осцилографі реальні часові діаграми експерименту? Чим відрізняється режим “зовнішня синхронізація” від “внутрішньої синхронізації” при дослідженні регістру? Що таке мікрооперація в регістрі? Які буваються мікроопераціїї в регістрі? Як реалізувати на базі регістру зсуву кільцевий лічильник? Скільки різних слів можна записати у восьмирозрядний регістр? Що означає стрілка на рисунку умовного позначення регістра? Додатки Додаток 1. Інтегральні схеми ТТЛ серій ІС SN74/54 133 155 530 531 533 555 1531 1533  ИР1 95A + +        ИР8 164    + + +    ИР9 165А    + + +    ИР10 166А     + +    ИР11 194   + + + +    ИР12 195   + +      ИР13 198 + +        ИР15 173  +   + +    ИР16 295В    + + +    ИР17 DM2504 + +        ИР18 Am25S07   + +      ИР19 Am25S08   + +      ИР20 Am25S09   + +      ИР21 350   + +      ИР22 373   + + + +  +  ИР23 374   + + + +  +  ИР24 299   + +      ИР25 395A    + +     ИР26 670    + + +    ИР27 377    + + +    ИР28 322      +    ИР29 323     +   +  ИР31 -          ИР32 170  +  + + +    ИР33 573        +  ИР34 873        +   Додаток 2. Інтегральні схеми КМОН серій ІС MC1 або CD4000 164 176 561 564 1561  ИР1 4006    +   ИР2 4015    + +  ИР3 -  +     ИР4 4031  +     ИР6 4034   + +   ИР9 4035   + +   ИР10 4006  +     ИР11 4580   + +   ИР12 4580   + +   ИР13 MM54C905    +    Додаток 3. Схеми дослідження К555ИР11 (аналог 74194) засобом EWB  Рис.1. 74194-registr-sl  Рис.2. 74194-registr-sl-l-cykl  Рис.3. 74194-registr-sl-r-cykl  Рис.4. 74194-registr-sr  Рис.5. 74194-registr-zypun
Антиботан аватар за замовчуванням

01.01.1970 03:01-

Коментарі

Ви не можете залишити коментар. Для цього, будь ласка, увійдіть або зареєструйтесь.

Ділись своїми роботами та отримуй миттєві бонуси!

Маєш корисні навчальні матеріали, які припадають пилом на твоєму комп'ютері? Розрахункові, лабораторні, практичні чи контрольні роботи — завантажуй їх прямо зараз і одразу отримуй бали на свій рахунок! Заархівуй всі файли в один .zip (до 100 МБ) або завантажуй кожен файл окремо. Внесок у спільноту – це легкий спосіб допомогти іншим та отримати додаткові можливості на сайті. Твої старі роботи можуть приносити тобі нові нагороди!
Нічого не вибрано
0%

Оголошення від адміністратора

Антиботан аватар за замовчуванням

Подякувати Студентському архіву довільною сумою

Admin

26.02.2023 12:38

Дякуємо, що користуєтесь нашим архівом!