Міністерство освіти і науки України
НУ “Львівська політехніка”
Кафедра електронних обчислювальних машин
Курсова робота
з курсу “Комп’ютерна схемотехніка”
на тему:
“Запам’ятовувальний пристрій з мікропрограмним керуванням”
Львів - 2008
ЗМІСТ РОБОТИ
1. Мікропрограма у відповідності із заданим варіантом ………………...
3
2. Граф МПА ………………………………………………………………..
4
3. Отримання виразів для функцій збудження D0, D1 та функцій виходів К0, К1, К2, К3 …………………………………………………
5
4. Спрощення виразів для функцій збудження D0, D1 та функцій виходів К0, К1, К2, К3 …………………………………………………
6
5. Опрацювання та опис функціональної схеми пристрою ……………...
7
6. Опрацювання та опис принципової електричної схеми пристрою …..
9
7. Опрацювання МПА на основі ІС типів КР555РТ17 (постійний запам’ятовуючий пристрій) та КР555ТМ9 (регістр) ………………...
15
7.1 Отримання виразів для функцій збудження D0, D1 та функцій виходів К0, К1, К2, К3 в цифровій формі …………………………….
15
7.2 Таблиця істинності ПЗП ……………………………………………….
16
7.3 Схема МПА, побудованого на основі ПЗП …………………………...
17
8. Список використаної літератури ……………………………………….
18
1. Мікропрограма у відповідності із заданим варіантом
Мікропрограма 12.4
А0:
якщо
то
K3,K2
йти до
А0;
якщо
то
К1
йти до
А3;
якщо
то
К3,К2
йти до
А1;
якщо
то
К0
йти до
А2;
А1:
якщо
то
К1
йти до
А2;
якщо
то
К3,К2
йти до
А3;
якщо
то
К1
йти до
А1;
якщо
то
К1
йти до
А3;
А2:
якщо
то
К3,К2
йти до
А1;
якщо
то
К0
йти до
А3;
якщо
то
К3,К2
йти до
А0;
якщо
то
К0
йти до
А1;
А3:
якщо
то
К2
йти до
А1;
якщо
то
К0
йти до
А1;
якщо
то
К2
йти до
А0;
якщо
то
К2
йти до
А0;
K0 – EWR
K1 – E+1
K2 – CS
K3 – RD
2. Граф МПА
3. Вирази для функцій збудження D0,D1 та функцій виходів K0,K1,K2,K3
D0=Y1Y0A0 v Y1Y0A0 v Y1Y0A1 v Y1Y0A1 v Y1Y0A1 v Y1Y0A2 v Y1Y0A2 v
v Y1Y0A2 v Y1Y0A3 v Y1Y0A3
D1= Y1Y0A0 v Y1Y0A0 v Y1Y0A1 v Y1Y0A1 v Y1Y0A1 v Y1Y0A2
K0= Y1Y0A0 v Y1Y0A2 v Y1Y0A2 v Y1Y0A3
K1= Y1Y0A0 v Y1Y0A1 v Y1Y0A1 v Y1Y0A1
K2= Y1Y0A0 v Y1Y0A0 v Y1Y0A1 v Y1Y0A2 v Y1Y0A2 v Y1Y0A3 v Y1Y0A3 v
v Y1Y0A3
K3= Y1Y0A0 v Y1Y0A0 v Y1Y0A1 v Y1Y0A2 v Y1Y0A2
4.Спрощена форма для функцій збудження D0, D1 та функцій виходів К0, К1, К2, К3
D0 = (Y1Y0 v Y1Y0)A0 v Y1Y0A1 v Y1Y0A2 v Y1A3
D1 = Y0A0 v Y1Y0A1 v Y1Y0A2
K0 = Y1Y0A0 v Y0A2 v Y1Y0A3
K1 = Y1Y0A0 v Y1Y0A1
K2 = Y0A0 v Y1Y0A1 v Y0A2 v Y1Y0A3
K3 = Y0A0 v Y1Y0A1 v Y0A2
5. Опрацювання та опис функціональної схеми пристрою
Рисунок 2 – Функціональна схема запам’ятовувального пристрою
Запам’ятовувальний пристрій з мікропрограмним керуванням складається з операційного автомату (ОА) та керуючого автомату (КА). Операційний автомат складається з лічильника адреси – СТ2 та запам’ятовувального пристрою – RAM, адресованого лічильником.
Лічильник адреси під час дії тактового імпульса (ТІ), виконує наступні операції: скид в “0”, запис та збільшення вмісту на 1 при наявності на керуючих входах сигналів EWR та E+1 відповідно; запам’ятовувальний пристрій, з організацією 256х8, виконує читання при наявності сигналів CS, RD=1, а запис при CS, RD=0.
Входи завантаження лічильника та інформаційні входи/виходи запам’ятовувального пристрою під’єднані до двонаправленої 8-розрядної шини даних (ШД). Керуючі сигнали:
EWR=K0
E+1=K1
CS=K2
RD=K3
Вони виробляються керуючим автоматом у відповідності з заданою мікропрограмою. Керуючий автомат складається з комбінаційної схеми (КС) на 4 входи та 6 виходів, а також синхронного регістра на D-тригерах (RG).
Під впливом вхідних сигналів У1, У0 на виходах регістра формуються сигнали Q1, Q0, що визначають стан мікропрограмного автомата (МПА), а також керуючі сигнали K0=EWR, K1=E+1, K2=CS, K3=RD.
6. Опрацювання та опис принципової електричної схеми пристрою
Схема електрична принципова запам’ятовувального пристрою з мікропрограмним керуванням зображена у графічній частині курсової роботи.
Вона складається з керуючого автомату і операційного автомату. Комбінаційна схема складається з демультиплексора DD1 (К555ИД4), елементів логіки DD2, DD3 (К155ЛА3, К55ЛН1) та мультиплексорів DD4-DD6 (К555КП2). Синхронний регістр DD7 (К55ТМ9) по сигналу фронтальної синхронізації видає сигнали Q0, Q1, які визначають стан МПА, та керуючі сигнали К0, К1, К2, К3. Лічильник адреси реалізований на мікросхемах DD8, DD9 (К555ИЕ18), а елементи пам’яті на мікросхемах DD10, DD11 (К132РУ9А).
Умовне графічне зображення демультиплексора К555ИД4 зображене на рисунку 3.
Рисунок 3 – УГЗ демультиплексора К555ИД4
Таблиця 1 – Таблиця істинності мікросхеми К555ИД4
Входи
Виходи
Е
&
2
1
3
2
1
0
1
X
X
X
1
1
1
1
X
1
X
X
1
1
1
1
0
0
0
0
1
1
1
0
0
0
0
1
1
1
0
1
0
0
1
0
1
0
1
0
0
0
1
1
0
1
1
1
Умовне графічне зображення мультиплексора К555КП2 зображене на рисунку 4. Мікросхема складається з двох мультиплексорів, кожен з яких має по чотири інформаційних входи і свої стробуючі входи E0 і E1. Два адресних входи DCE1, DCE2 одночасно керують двома мультиплексорами.
Рисунок 4 – УГЗ мультиплексора К555КП2
Таблиця 2 – Таблиця істинності мультиплексора К555КП2
Входи
Вихід
E0
DCE1
DCE2
0.0
0.1
0.2
0.3
D0
1
X
X
X
X
X
X
0
0
0
0
0
X
X
X
0
0
0
0
1
X
X
X
1
0
0
1
X
0
X
X
0
0
0
1
X
1
X
X
1
0
1
0
X
X
0
X
0
0
1
0
X
X
1
X
1
0
1
1
X
X
X
0
0
0
1
1
X
X
X
1
1
На рисунку 5 зображене умовне графічне зображення регістра К555ТМ9.
Регістр являє собою шість D-тригерів з загальним входом скидання R.
Рисунок 5 – УГЗ регістра К555ТМ9
Таблиця 3 – Таблиця істинності регістра К555ТМ9
t
t+1
Входи
Виходи
C
R
Di
Qi
0
1
X
Qn
1
1
1
1
0
0
X
0
X
0
Мікросхема К555ИЕ18 – це чотирьохрозрядний двійковий лічильник, виконаний на двоступеневих D-тригерах. Лічильник синхронний. Керування режимом лічби здійснюється за допомогою входів дозволу лічби E+1, попереднього запису EWR і дозволу переносу CR1.
Рисунок 6 – УГЗ лічильника К555ИЕ18
Рисунок 7 – Часова діаграма роботи лічильника К555ИЕ18
В якості запам’ятовуючих елементів використовуються мікросхеми К132РУ9А. Для запису 256х8 розрядних слів використовується дві мікросхеми. Вони мають двонаправлену тристабільну ШД, адресні входи та входи для вибору режимів роботи WE, CS.
Рисунок 8 – УГЗ мікросхеми К132РУ9А
Часові діаграми роботи пристрою при читанні та записі зображені на рисунку 9.
Рисунок 9 – Часові діаграми читання та запису елемента К132РУ9А
7. Опрацювання МПА на основі ІС типів КР555РТ17 (постійний запам’ятовуючий пристрій) та КР555ТМ9 (регістр)
7.1 Отримання виразів для функцій збудження D0, D1 та функцій виходів К0, К1, К2, К3 в цифровій формі
D0 = v(2;3;4;5;6;7;8;9;13;14)
D1 = v(1;4;5;6;12;13)
K0 = v(6;7;12;14)
K1 = v(1;4;9;13)
K2 = v(0;2;3;5;8;10;11;15)
K3 = v(0;2;5;8;10)
7.2 Таблиця істинності ПЗП
Таблиця 4 – Таблиця істинності ПЗП
A
Y1
Y0
Q1
Q0
K3
K2
K1
K0
D1
D0
B
0
0
0
0
0
1
1
48
1
0
0
0
1
1
1
10
2
0
0
1
0
1
1
1
49
3
0
0
1
1
1
1
17
4
0
1
0
0
1
1
1
11
5
0
1
0
1
1
1
1
1
51
6
0
1
1
0
1
1
1
7
7
0
1
1
1
1
1
5
8
1
0
0
0
1
1
1
49
9
1
0
0
1
1
1
9
10
1
0
1
0
1
1
48
11
1
0
1
1
1
16
12
1
1
0
0
1
1
6
13
1
1
0
1
1
1
1
11
14
1
1
1
0
1
1
5
15
1
1
1
1
1
16
8
4
2
1
32
16
8
4
2
1
D0 = v(2;3;4;5;6;7;8;9;13;14)
D1 = v(1;4;5;6;12;13)
K0 = v(6;7;12;14)
K1 = v(1;4;9;13)
K2 = v(0;2;3;5;8;10;11;15)
K3 = v(0;2;5;8;10)
7.3 Схема МПА, побудованого на основі ПЗП
Рисунок 10 – Схема МПА, побудованого на основі ПЗП
8. Список використаної літератури
Цифровые и аналоговые интегральные микросхемы: Справочник./ Под ред. С.В. Якубовского. — М.: Радио и связь, 1990;
Цифровые интегральные схемы: Справочник./ Под ред. П.П. Мальцева. — М.: Радио и связь, 1994;
Шило В.Л. Популярные цифровые микросхемы: Справочник. — М.: Радио и связь, 1994;
Угрюмов Е.П. Цифровая схемотехника. — СПб.: БХВ — Санкт – Петербург, 2000;
Полупроводниковые БИС ЗУ: Справочник./ Под ред. Гордонова А.Ю. – М.: Радио и связь, 1987.