5
ЗМІСТ
ВСТУП 3
1. Постановка задачі. 4
2. Теоретична частина 5
2.1. Короткий опис стандарту PC/104. 5
2.2. Основні характеристики заданого кристалу ПЛІС. 8
2.3. Основні характеристики заданої периферійної частини. 9
3. Розділ схемо-технічного проектування. 12
3.1. Проектування функціональної схеми модуля. 12
3.2. Вибір адресного простору портів вводу/виводу модуля 13
3.3. Розробка VHDL-коду реалізації ядра модуля. 14
3.4. Моделювання VHDL-коду реалізації ядра модуля 17
3.5. Файл часових та топологічних обмежень. 19
3.6. Реалізація ядра модуля в ПЛІС. 22
3.7. Проектування принципової електричної схеми модуля. 26
4. Розділ конструкторського проектування. 28
4.1. Проектування друкованої плати модуля. 28
4.2. Генерація вихідної документації на плату модуля. 31
4.3. Корекція файлу часових та топологічних обмежень. 33
ВИСНОВКИ 34
ЛІТЕРАТУРА 35
ДОДАТКИ 36
Додаток1. Конструкторська документація створена за допомогою Altium Designer. 36
ВСТУП
Мета курсової роботи полягає в опануванні технологій та методів проектування компонентів комп’ютерних систем на прикладі створення модуля розширення для промислового комп’ютеру формфактору PC/104.
Промисловий комп’ютер – це універсальний комп’ютер, призначений для промислового застосування. Він відрізняється від звичайного комп’ютеру конструкцією, яка враховує вимоги до обладнання, що працює, як правило, в несприятливих умовах (підвищена вібрація, забруднена атмосфера, підвищена вологість, підвищені або понижені температури). Його характеристики застосовуються в складі керуючих, контролюючих та вимірювальних комплексів в промисловості, для створення систем на базі програмованих логічних комплексів, в якості складових частин діагностичних комплексів в медицині, в якості апаратної платформи для реалізації віртуалізації та людино-машинного інтерфейсу.
Постановка задачі.
Розробити модуль розширення формфактору PC/104 за варіантом № 4417.
Згідно варіанту задаються:
тактова частота – 50 MHz.
тип ПЛІС FPGA сімейства Spartan-II фірми Xilinx – XC2S200-5PQ208C.
тип периферії – ADS7822U.
базова адреса модуля на АТ-шині – 0x0230.
Теоретична частина
Короткий опис стандарту PC/104.
Протягом минулого десятиліття стала прийнятою платформою для значно більш широкого застосування ніж настільні прикладні системи. Спеціалізовані та вбудовані прикладі системи для PC використовуються як контролери в лабораторному обладнанні, пристроях зв’язку, медичному обладнані тощо. Однак стандартний формфактор шини PC і його плати були занадто великі для вбудованих застосувань в галузі контролю та керування. Тому виникла потреба для більш компактного виконання шини PC, яка би задовольнила вимоги до обмеженого установочного простору і одночасно повною апаратною і програмною сумісністю з популярним стандартом шини PC, що дозволило б апаратні засоби PC, програмне забезпечення та інструментальні засоби розробки зробити повністю сумісними з вбудованими контролерами.
PC/104 був розроблений у відповідь на цю потребу. Цей стандарт пропонує архітектуру, апаратні засоби і програмну сумісність з шиною PC але в ультра компактному нарощуваному модулі 90, 17х95,89мм або 3,550”x3,775”, н
На відміну від шини ISA, яка має крайовий ламельний роз’єм, PC/104 має контакти на двох конекторах 64-вивідному і 40-вивідному.
Модулі PC/104 можуть мати 2 типи шин:
8 біт;
16 біт;
Електрично та логічно сигнали PC/104 відповідають сигналам шини ISA. На сьогодні існує величезна кількість модулів вводу/виводу в стандарті PC/104 від аналогово-цифрових перетворювачі до мережевих інтерфейсів, плоско-панельних LCD моніторів і PCMCIA пристроїв, що використовуються в медичних, транспортних і промислових системах.
Конструкція та розміри модуля формфактору PC/104 наведені на рис.2.1. Всі розміри наведено в дюймах.
/
Рис.2.1. Формфактор модуля PC/104.
В таблиці 2.1 наведено список сигналів АТ-шини на роз’ємах модуля формактору PC/104.
Таб.2.1. Список сигналів АТ-шини.
/
PC/104 створена на базі 8-розрядного варіанта шини ISA. Відмінною особливістю механічного конструктиву PC/104 є розташування роз’ємів не накраю плати а перпендикулярно до неї, що дозволяє встановлювати плати один на одного як бутерброди. Така конструкція дозволяє зібрати до 3-6 плат в один великий «сендвіч» і розмістити його в компактному герметичному корпусі, який буде мати більшу ударостійкість. Подібний підхід широко застосовується в авіабудуванні, космонавтиці, військовій техніці.
Недоліки:
Повільна шина ISA - морально застаріла;
Гарячої заміни плат не може бути в принципі, так як розібрати надбаний «сендвіч» із плат непросто;
Переваги:
Повна сумісність з персональними комп'ютерами;
Можна використовувати в якості плати мезоніном;
Шина ISA дуже добре вивчена, багато фахівців;
Велика швидкість зазвичай не потрібна, при необхідності можна використовувати PC/104 +;
Велика ударостійкість;
Основні характеристики заданого кристалу ПЛІС.
Згідно завдання вибрано ПЛІС FPGA сімейства Spartan-II фірми Xilinx XC2S200-5PQ208C. Розберемо його маркування:
Тип пристрою: XC2S200;
Оцінка швидкості: 5 (стандартна продуктивність);
Кількість контактів / тип упаковки: PQ 208 (208-вивідний пластиковий QFP);
Діапазон температур(TJ): C (комерційна, 0°C - +85°C);
Основні характеристики пристроїв типу XC2S200:
Логічних елементів – 5292;
Системних воріт(логічних і RAM) – 200000;
CLB Масив (R х С) – 28х42;
Загальний CLBs – 1176;
Максимально доступно користувачу I/O – 284 (для PQ208 140);
Загальна розподілена RAM в бітах – 75264;
Загальний блок пам'яті в бітах – 56К;
Оскільки дана ПЛІС потребує ініціалізацію при її увімкненні то було використано конфігураційний ПЗП XCF01SVOG20C фірми Xilinx для збереження конфігурацій.
Основні характеристики заданої периферійної частини.
Наведемо такі основні характеристики мікросхеми ADS7822U фірми Texas Instruments:
Частота дискретизації або символьна швидкість 200-KSPS ( вибірка символів за секунду);
microPower: The ADS7822 is a 12-bit sampling analog-to-digital
1.6mW at 200kHz (A/D) converter with ensured specifications over a
0.54mW at 75kHz 2.7V to 5.25V supply range. It requires very little
0.06mW at 7.5kHz power even when operating at the full 200kHz rate. At
lower conversion rates, the high speed of the device · Power Down: 3μA max enables it to spend most of its time in the
Mini-DIP-8, SO-8, and MSOP-8 Packages power-down mode—the power dissipation is less
Pseudo-Differential Input than 60μW at 7.5kHz.
Послідовний інтерфейс
Характеристики температур та джерел живлення мікросхеми показані в таб.2.2.
Таб.2.2 Характеристики температур та джерел живлення для ADS7822U
Напруга живлення, Vсс
+ 6В
Діапазон аналогової вхідної напруги.
-0,3В до Vсс+ 0,3В
Рекомендована вхідна напруга
-0,3В до 6 В
Температура
+100 °C
Розподільна температура
+150 °C
Температура зберігання
+125 °C
Зовнішня опорна напруга
+5,5В
Графічне зображення мікросхеми ADS7822U показано на рис.2.2.
/
Рис.2.2. Графічне зображення мікросхеми ADS7822U
На рис.2.3 представлено часова діаграма роботи 12 розрядного АЦП ADS7822U.
/
рис.2.3 Часова діаграма роботи ADS7822U
Розділ схемо-технічного проектування.
Проектування функціональної схеми модуля.
Функціональна схема модуля наведена на рис.3.1. До її складу входять:
ядро модуля – цифрова частина модуля, яка буде реалізована в ПЛІС, і до складу якої входять:
дешифратор адреси – забезпечує керування модулем з боку AT-шини за сигналами SA15..SA0 , AEN, ,, а також формує сигнал ;
вхідний регістр – забезпечує проміжне зберігання вхідних даних для передачі їх на AT-шину (читання здійснюється по лініях SD15..SD0 );
регістр ідентифікації – забезпечує читання з модуля коду ідентифікації 0x4201 з боку AT-шину (читання здійснюється по лініях SD15..SD0 );
Перетворювач послідовного коду отриманого від АЦП в 16-розрядний вихідний код (далі пересилка його у вхідний регістр звідки його буде передано на АТ-шину);
Генератор тактових імпульсів для АЦП та сигнал для управління АЦП;
12-розрядний АЦП – забезпечує перетворення аналогового сигналу в 12-розрядний цифровий;
генератор CLK – забезпечує синхронізацію роботи схеми на частоті 40 MHz;
конфігураційний ПЗП з реалізацією ядра модуля;
Рис.3.1. Функціональна схема модуля.
Вибір адресного простору портів вводу/виводу модуля
Вибір адресного простору портів вводу/виводу для забезпечення доступу до регістрів модуля з боку AT-шини здійснюється з таких міркувань:
базова адреса модуля згідно завдання – 0x0100,
кількість портів вводу/виводу їх режими та розрядність вибираються з тим, щоби забезпечити доступ до всіх потрібних регістрів ядра модуля.
В табл.3.1 наведено вибраний розподіл адресного простору розроблюваного модуля:
Таблиця 3. 1.Розподіл адресного простору портів вводу/виводу.
Адреса порту
Режим порту
Розрядність порту
Регістр модуля
0x0100
Читання
16
Регістр ідентифікатора
0x0102
Читання
16
Вхідний регістр
Розробка VHDL-коду реалізації ядра модуля.
Проектування ядра модуля, яке буде реалізовуватись в ПЛІС, виконується на мові VHDL в САПР Aldec Active-HDL. Ядро модуля повинно забезпечувати:
інтерфейс з AT-шиною,
інтерфейс з периферією.
Спроектований VHDL-код:
library IEEE;
use IEEE.STD_LOGIC_1164.all;
use IEEE.STD_LOGIC_unsigned.all;
library UNISIM;
use UNISIM.vcomponents.all;
entity Module is
port(
-- òàêòîâà ÷àñòîòà 50 MHz
CLK : in std_logic;
-- ³íòåðôåéñ AT-øèíè
AT_SA : in std_logic_vector(15 downto 0);
AT_AEN : in std_logic;
AT_SD : inout std_logic_vector(15 downto 0);
AT_IOR : in std_logic;
AT_IOCS16 : out std_logic;
-- çîâí³øí³é ³íòåðôåéñ
ADC_CS : out std_logic;
ADC_DCLOCK : out std_logic;
ADC_DOUT : in std_logic
);
end Module;
architecture Module of Module is
---- áàçîâà àäðåñà ìîäóëÿ
constant BASE_ADDR : std_logic_vector(15 downto 0) := X"0230";
---- ³äåíòèô³êàòîð ìîäóëÿ
constant MODL_IDNT : std_logic_vector(15 downto 0) := X"4417";
---- âíóòð³øí³ ñèãíàëè
-- reset
signal RST : std_logic;
-- áóôåðè AT-øèíè
signal B_AT_SA : std_logic_vector(15 downto 0);
signal B_AT_AEN : std_logic;
signal B_AT_IOR : std_logic;
-- âíóòð³øíÿ øèíà äàíèõ
signal IN_AT_SD : std_logic_vector(15 downto 0);
-- ñï³âïàä³ííÿ àäðåñè AT-øèíè
signal ADDR_OK : std_logic;
-- âíóòð³øí³ ðåã³ñòðè
signal IN_ADC_CS : std_logic;
signal IN_ADC_DCLOCK : std_logic;
signal IN_SDO_SHIFT : std_logic_vector(11 downto 0);
signal IN_ADC_RES : std_logic_vector(11 downto 0);
-- ñèãíàë äëÿ ñèíõðîí³çàö³¿ ADC
signal BIT_COUNT : std_logic_vector(4 downto 0);
signal CNT_1M : std_logic_vector(5 downto 0);
signal CLK_1M : std_logic;
begin
-- ðåàë³çàö³ÿ ³í³ö³àë³çàö³¿ ìîäóëÿ
ROC_L: ROC
port map (O => RST);
-- çîâí³øíÿ âèõ³äíà øèíà
ADC_CS <= IN_ADC_CS;
ADC_DCLOCK <= IN_ADC_DCLOCK;
-- ïåðåâ³ðêà àäðåñè AT-øèíè
ADDR_OK <= '1' when B_AT_SA(15 downto 2) = BASE_ADDR(15 downto 2) and B_AT_AEN = '0' else '0';
-- ôîðìóâàííÿ ñèãíàëó IOCS16
AT_IOCS16 <= '0' when ADDR_OK = '1' else '1';
-- ÷èòàííÿ äàíèõ AT-øèíîþ
AT_SD <= IN_AT_SD when ADDR_OK = '1' and B_AT_IOR = '0' else (others => 'Z');
-- ðåàë³çàö³ÿ äåøèôðàòîðà àäðåñè
process(CLK, RST)
begin
if RST = '1' then
B_AT_SA <= (others => '0');
B_AT_AEN <= '1';
B_AT_IOR <= '1';
IN_AT_SD <= (others => '0');
elsif rising_edge(CLK) then
-- áóôåðèçàö³ÿ AT-øèíè
B_AT_SA <= AT_SA;
B_AT_AEN <= AT_AEN;
B_AT_IOR <= AT_IOR;
-- ï³äãîòóâàííÿ äàíèõ äëÿ ÷èòàííÿ
case B_AT_SA(1 downto 0) is
when "00" => -- ðåã³ñòð ³äåíòèô³êàö³¿
IN_AT_SD <= MODL_IDNT;
when "10" => -- âõ³äíèé ðåã³ñòð
IN_AT_SD <= X"0" & IN_ADC_RES;
when others =>
IN_AT_SD <= (others => '0');
end case;
end if;
end process;
-- ðåàë³çàö³ÿ ðîáîòè ç ADC
process(CLK, RST)
begin
if RST = '1' then
BIT_COUNT <= (others => '0');
IN_ADC_CS <= '1';
IN_ADC_DCLOCK <= '1';
IN_ADC_RES <= (others => '0');
IN_SDO_SHIFT <= (others => '0');
elsif rising_edge(CLK) then
if CLK_1M = '1' then
BIT_COUNT <= BIT_COUNT + 1;
if BIT_COUNT = X"1F" then
IN_SDO_SHIFT <= (others => '0');
IN_ADC_RES <= IN_SDO_SHIFT;
end if;
IN_ADC_DCLOCK <= not BIT_COUNT(0);
if IN_ADC_DCLOCK = '1' and BIT_COUNT > 6 then
IN_SDO_SHIFT <= IN_SDO_SHIFT(10 downto 0) & ADC_DOUT;
end if;
if BIT_COUNT+1 < 4 then
IN_ADC_CS <= '1';
else
IN_ADC_CS <= '0';
end if;
end if;
end if;
end process;
-- ðåàë³çàö³ÿ CLK1MHZ
process(CLK, RST)
begin
if RST = '1' then
CNT_1M <= (others => '0');
CLK_1M <= '0';
elsif falling_edge(CLK) then
if CNT_1M < 39 then
CNT_1M <= CNT_1M + 1;
CLK_1M <= '0';
else
CLK_1M <= '1';
CNT_1M <= (others => '0');
end if;
end if;
end process;
end Module;
Моделювання VHDL-коду реалізації ядра модуля
Моделювання VHDL-коду реалізації ядра модуля здійснюється по частинах також в САПР Aldec Active-HDL за допомогою набору створених макросів.
Розроблений макрос для тестування модуля виконує:
читання регістру ідентифікації,
читання вхідного регістру,
Текст макросу Macro1.do:
# Тестування модуля
asim Module
restart
clear -wave
nowave *
-- тактова частота 50 MHz
wave CLK
# reset
wave RST
# інтерфейс AT-шини
wave AT_SA
wave AT_AEN
wave AT_SD
wave AT_IOR
wave AT_IOCS16
-- зовнішній інтерфейс
wave ADC_CS : out std_logic;
wave ADC_DCLOCK : out std_logic;
wave ADC_DOUT : in std_logic
# буфери AT-шини
wave B_AT_SA
wave B_AT_AEN
wave B_AT_SD
wave B_AT_IOR
# внутрішня шина даних
wave IN_AT_SD
# співпадіння адреси AT-шини
wave ADDR_OK
# внутрішні регістри
wave IN_ADC_CS
wave IN_SDO_16
wave IN_ADC_DCLOCK
wave IN_SDO_SER
wave IN_ADC_RES
# сигнал для синхронізації ADC
wave CLK_1M
wave CNT_1M
wave BIT_COUNT
# початкові ініціалізації 50MHz
force CLK 0 0, 1 12500 -r 25000
force ADC_DOUT 0 0, 1 4 us -r 17 us
force AT_SA 0
force AT_AEN 0
force AT_IOR 1
run 1 us
# читання регістру ідентифікації
force AT_SA X"0232"
force AT_IOR 1 0, 0 200 ns, 1 450 ns
run 500 ns
## читання вхідного регістру
force AT_SA X"0232"
force AT_IOR 1 0, 0 4700 ns -r 4950 ns
run 90 us
Результат роботи макросу у вигляді часової діаграми наведено на рис.3.2.
/
Рис.3.2. Часові діаграми роботи макросу Macro1.do.
Файл часових та топологічних обмежень.
Перш ніж почати реалізацію ядра модуля в ПЛІС за допомогою САПР Xilinx WebPack ISE, було створено файл часових та топологічних обмежень .UCF, в якому задаються:
тактова частота модуля (максимальна частота, яка присутня в проекті) – за завданням 50MHz,
асоціації інтерфейсних сигналів модуля з виводами ПЛІС – на даному етапі вони були задані довільно, оскільки під час трасування плати вони будуть оптимізовані під топологію плати.
Цей файл є текстовим і може був створений за допомогою графічних засобів САПР. На рис.3.3 наведено вікно створення часових обмежень (Timing Constraints), а на рис.3.4 – топологічних обмежень (Package Pins) утиліти Xilinx Pace.
/
Рис.3.3. Вікно створення часових обмежень (Timing Constraints).
/
Рис.3.4. Вікно створення топологічних обмежень (Package Pins).
Отриманий в результаті файл .UCF:
NET "CLK" TNM_NET = "CLK";
TIMESPEC TS_CLK = PERIOD "CLK" 50 MHz HIGH 50%;
#PACE: Start of Constraints generated by PACE
#PACE: Start of PACE I/O Pin Assignments
NET "ADC_CS" LOC = "P63" ;
NET "ADC_DCLOCK" LOC = "P58" ;
NET "ADC_DOUT" LOC = "P60" ;
NET "AT_AEN" LOC = "P14" | PULLUP ;
NET "AT_IOCS16" LOC = "P15" ;
NET "AT_IOR" LOC = "P17" | PULLUP ;
NET "AT_SA<0>" LOC = "P41" ;
NET "AT_SA<10>" LOC = "P24" ;
NET "AT_SA<11>" LOC = "P23" ;
NET "AT_SA<12>" LOC = "P22" ;
NET "AT_SA<13>" LOC = "P21" ;
NET "AT_SA<14>" LOC = "P20" ;
NET "AT_SA<15>" LOC = "P18" ;
NET "AT_SA<1>" LOC = "P37" ;
NET "AT_SA<2>" LOC = "P36" ;
NET "AT_SA<3>" LOC = "P35" ;
NET "AT_SA<4>" LOC = "P34" ;
NET "AT_SA<5>" LOC = "P33" ;
NET "AT_SA<6>" LOC = "P31" ;
NET "AT_SA<7>" LOC = "P30" ;
NET "AT_SA<8>" LOC = "P29" ;
NET "AT_SA<9>" LOC = "P27" ;
NET "AT_SD<0>" LOC = "P10" ;
NET "AT_SD<10>" LOC = "P44" ;
NET "AT_SD<11>" LOC = "P45" ;
NET "AT_SD<12>" LOC = "P46" ;
NET "AT_SD<13>" LOC = "P47" ;
NET "AT_SD<14>" LOC = "P48" ;
NET "AT_SD<15>" LOC = "P49" ;
NET "AT_SD<1>" LOC = "P9" ;
NET "AT_SD<2>" LOC = "P8" ;
NET "AT_SD<3>" LOC = "P7" ;
NET "AT_SD<4>" LOC = "P6" ;
NET "AT_SD<5>" LOC = "P5" ;
NET "AT_SD<6>" LOC = "P4" ;
NET "AT_SD<7>" LOC = "P3" ;
NET "AT_SD<8>" LOC = "P42" ;
NET "AT_SD<9>" LOC = "P43" ;
NET "CLK" LOC = "P77" ;
#PACE: Start of PACE Area Constraints
#PACE: Start of PACE Prohibit Constraints
#PACE: End of Constraints generated by PACE
Реалізація ядра модуля в ПЛІС.
Реалізація ядра модуля в ПЛІС (отримання конфігураційного файлу) виконується за допомогою САПР Xilinx WebPack ISE.
В процесі реалізації проект був проведений через такі стадії (рис.3.5):
Synthesis – синтез проекту,
Implement Design – реалізація проекту, яка поділяється на такі фази:
Translate – трансляція проекту,
Map – відображення проекту на фізичні ресурси кристалу,
Place & Route – розміщення і трасування проекту в кристалі,
Generate Programming File – створення конфігураційного файлу.
/
Рис.3.5. Стадії реалізації проекту в ПЛІС в САПР Xilinx WebPack ISE.
В результаті реалізації проекту в ПЛІС на кожній стадії генеруються відповідні звіти (Reports). Основна інформація з звітів наводиться нижче.
Synthesis Report:
=========================================================================
* Final Report *
=========================================================================
Final Results
RTL Top Level Output File Name : Module.ngr
Top Level Output File Name : Module
Output Format : NGC
Optimization Goal : Speed
Keep Hierarchy : NO
Design Statistics
# IOs : 39
Cell Usage :
# BELS : 72
# GND : 1
# INV : 2
# LUT2 : 18
# LUT3 : 20
# LUT3_D : 1
# LUT3_L : 1
# LUT4 : 15
# MUXCY : 5
# MUXF5 : 2
# VCC : 1
# XORCY : 6
# FlipFlops/Latches : 69
# FDC : 35
# FDC_1 : 1
# FDCE : 29
# FDP : 2
# FDPE : 2
# Clock Buffers : 1
# BUFGP : 1
# IO Buffers : 38
# IBUF : 19
# OBUF : 3
# OBUFT : 16
# Others : 1
# ROC : 1
=========================================================================
Device utilization summary:
---------------------------
Selected Device : 2s200pq208-5
Number of Slices: 45 out of 2352 1%
Number of Slice Flip Flops: 53 out of 4704 1%
Number of 4 input LUTs: 57 out of 4704 1%
Number of IOs: 39
Number of bonded IOBs: 39 out of 140 27%
IOB Flip Flops: 16
Number of GCLKs: 1 out of 4 25%
---------------------------
Partition Resource Summary:
---------------------------
No Partitions were found in this design.
---------------------------
=========================================================================
TIMING REPORT
NOTE: THESE TIMING NUMBERS ARE ONLY A SYNTHESIS ESTIMATE.
FOR ACCURATE TIMING INFORMATION PLEASE REFER TO THE TRACE REPORT
GENERATED AFTER PLACE-and-ROUTE.
Clock Information:
------------------
-----------------------------------+------------------------+-------+
Clock Signal | Clock buffer(FF name) | Load |
-----------------------------------+------------------------+-------+
CLK | BUFGP | 69 |
-----------------------------------+------------------------+-------+
Asynchronous Control Signals Information:
----------------------------------------
-----------------------------------+------------------------+-------+
Control Signal | Buffer(FF name) | Load |
-----------------------------------+------------------------+-------+
RST(ROC_L:O) | NONE(IN_SDO_SHIFT_7) | 69 |
-----------------------------------+------------------------+-------+
Timing Summary:
---------------
Speed Grade: -5
Minimum period: 14.702ns (Maximum Frequency: 68.018MHz)
Minimum input arrival time before clock: 3.480ns
Maximum output required time after clock: 17.592ns
Maximum combinational path delay: No path found
Timing Detail:
--------------
All values displayed in nanoseconds (ns)
Map Report:
Release 9.2i Map J.36
Xilinx Mapping Report File for Design 'Module'
Design Information
------------------
Command Line : C:\Xilinx92i\bin\nt\map.exe -ise C:/Xilinx92i/MyProg/MyProg.ise
-intstyle ise -p xc2s200-pq208-5 -cm area -pr b -k 4 -c 100 -tx off -o
Module_map.ncd Module.ngd Module.pcf
Target Device : xc2s200
Target Package : pq208
Target Speed : -5
Mapper Version : spartan2 -- $Revision: 1.36 $
Mapped Date : Thu Jan 31 11:00:11 2013
Design Summary
--------------
Number of errors: 0
Number of warnings: 0
Logic Utilization:
Number of Slice Flip Flops: 37 out of 4,704 1%
Number of 4 input LUTs: 55 out of 4,704 1%
Logic Distribution:
Number of occupied Slices: 39 out of 2,352 1%
Number of Slices containing only related logic: 39 out of 39 100%
Number of Slices containing unrelated logic: 0 out of 39 0%
*See NOTES below for an explanation of the effects of unrelated logic
Total Number of 4 input LUTs: 55 out of 4,704 1%
Number of bonded IOBs: 38 out of 140 27%
IOB Flip Flops: 32
Number of GCLKs: 1 out of 4 25%
Number of GCLKIOBs: 1 out of 4 25%
Total equivalent gate count for design: 969
Additional JTAG gate count for IOBs: 1,872
Peak Memory Usage: 159 MB
Total REAL time to MAP completion: 3 secs
Total CPU time to MAP completion: 1 secs
Place & Route Report:
Release 9.2i par J.36
Copyright (c) 1995-2007 Xilinx, Inc. All rights reserved.
MYKOLA-PC:: Thu Jan 31 11:00:18 2013
par -w -intstyle ise -ol std -t 1 Module_map.ncd Module.ncd Module.pcf
Constraints file: Module.pcf.
Loading device for application Rf_Device from file 'v200.nph' in environment C:\Xilinx92i.
"Module" is an NCD, version 3.1, device xc2s200, package pq208, speed -5
Initializing temperature to 85.000 Celsius. (default - Range: -40.000 to 100.000 Celsius)
Initializing voltage to 2.375 Volts. (default - Range: 2.375 to 2.625 Volts)
Device speed data version: "PRODUCTION 1.27 2007-04-13".
Device Utilization Summary:
Number of GCLKs 1 out of 4 25%
Number of External GCLKIOBs 1 out of 4 25%
Number of LOCed GCLKIOBs 0 out of 1 0%
Number of External IOBs 38 out of 140 27%
Number of LOCed IOBs 38 out of 38 100%
Number of SLICEs 39 out of 2352 1%
Overall effort level (-ol): Standard
Placer effort level (-pl): High
Placer cost table entry (-t): 1
Router effort level (-rl): Standard
Starting initial Timing Analysis. REAL time: 1 secs
Finished initial Timing Analysis. REAL time: 1 secs
Проектування принципової електричної схеми модуля.
Проектування схеми електричної принципової проводиться в САПР Altium Designer.
У додатку 1 наведено електричну принципову схему, розбиту на три листи.
Листи електричної принципової схеми містять таку інформацію:
лист 1 – це схема верхнього рівня, в якій показано сигнальні зв’язки