Частина тексту файла (без зображень, графіків і формул):
Лабораторна робота № 4 Дослідження інтегральних мікросхем ТТЛ (ТТЛШ) комбінаційної логіки
Мета роботи: Вивчення та практичне дослідження ТТЛ (ТТЛШ) на D і JK тригерах, дослідження їх роботи за допомогою стенда або програми моделювання цифрових схем Electronics Workbench (Multisim ) .
Порядок виконання:
В даній лабораторній роботі я використав наступні мікросхеми:МUX_LATCH , 74LS78В і QUARD_REG
Число: A10=k*N +128 = 5*1+128 = 133
Умовні графічні позначення ТТЛ мікросхем комб. логіки
Дослідження роботи комбінаційної схеми
Схема вимірювання на базі D тригерів має вигляд
/
2.2 . Схема вимірювання на базі JK тригерів має вигляд
/
2.2. Результати тестової перевірки функціонування комбінаційної схеми
Часова діаграма схем програм моделювання цифрових схем Electronics Workbench (Multisim ) .
/
3. Висновки
Під час виконання лабораторної роботи я вивчив та дослідив роботу ТТЛ (ТТЛШ) інтегральні мікросхеми групи комбінаційної логіки за допомогою програми моделювання цифрових схем Electronics Workbench (Multisim )
Ви не можете залишити коментар. Для цього, будь ласка, увійдіть
або зареєструйтесь.
Ділись своїми роботами та отримуй миттєві бонуси!
Маєш корисні навчальні матеріали, які припадають пилом на твоєму комп'ютері? Розрахункові, лабораторні, практичні чи контрольні роботи — завантажуй їх прямо зараз і одразу отримуй бали на свій рахунок! Заархівуй всі файли в один .zip (до 100 МБ) або завантажуй кожен файл окремо. Внесок у спільноту – це легкий спосіб допомогти іншим та отримати додаткові можливості на сайті. Твої старі роботи можуть приносити тобі нові нагороди!